FX-14™-Methodik: Eine Formel für den Erfolg auf Anhieb

Der VP der ASIC-Produktlinie von GLOBALFOUNDRIES berichtet, wie der rigorose Ansatz des Teams bei der Designimplementierung und die Methodik entscheidende Faktoren für den erstmaligen Siliziumerfolg eines großen Netzwerkkunden waren. Die Entwicklung komplexer ASICs und deren termingerechte Lieferung ist keine leichte Aufgabe. Sie erfordert eine leistungsstarke Kombination aus Designkompetenz, bewährten Methoden und robuster Prozesstechnologie. Vor einem Jahr, mit der Einführung der ersten ASIC-Plattform von GF, FX-14®, haben wir mit einer neuen Pipeline von ASIC-Angeboten auf unserer 14-nm-FinFET-Prozesstechnologie (14LPP) Wettbewerbsvorteile erzielt. Seitdem haben wir unser reichhaltiges ASIC-Fachwissen aus der Übernahme von IBM Microelectronics mit der Produktionsgröße und dem verbesserten Zugang zu IP und Design-Tools kombiniert, um einer neuen Generation von Kunden die einfache Anpassung ihrer Chip-Designs an dasFX-14-Angebotzu ermöglichen.

ASIC product line chart

GF verfügt über jahrzehntelange Erfahrung in den Bereichen High-Speed-Interconnects, Speicher, Prozessoren und Packaging

Ich freue mich, Ihnen heute einen spannenden Meilenstein auf unserem Weg mitteilen zu können: Wir haben den ersten richtigen Silizium-Erfolg für ein Hauptprodukt erzielt, das unsere FX-14™ ASIC-Plattform nutzt. Ein großer Netzwerkkunde (der anonym bleiben möchte) hat innerhalb einer Woche ein Board fertiggestellt und einen voll funktionsfähigen ASIC-Chip gemeldet. Ein solch aggressiver Zeitplan wäre für jedes Produkt beeindruckend, aber dies ist kein gewöhnlicher Chip - das hochkomplexe Design umfasste einen leistungsstarken ARM® 64-Bit-Kern, ein DDR-Speicher-Subsystem mit DDR-Speicher-Controllern und PHYs, mehrere Hochgeschwindigkeits-Backplane-SerDes, die ein breites Spektrum an Schnittstellenstandards abdecken, dichte 1- und 2-Port-SRAMs, Hochfrequenz-E/As und PLLs. Wie haben wir das erreicht? Ein Schlüsselfaktor unseres Ansatzes ist die Verwendung einer integrierten, auf einem Testchip basierenden Methodik, mit der wir unsere Designimplementierung und Methodik lange vor der Markteinführung des Kundenprodukts auf Herz und Nieren prüfen. Unsere ASIC-Design-for-Test-Funktionen umfassen Full Scan, IEEE 1149.1 und 1149.6 JTAG Boundary Scans und komplexe IP, die den IEEE 1687-Standard erfüllen. Darüber hinaus verwenden wir einen dreistufigen Netzlistensignierungsprozess mit strengen Eingangs- und Ausgangsmeilensteinanforderungen. Diese Art von Strenge der ASIC-Plattform vor dem Tapeout des Produkts ist entscheidend für den Erfolg des Kunden beim ersten Mal. Ein weiterer wichtiger Faktor war die ausgereifte 14LPP-Fertigungstechnologie in unserer Fab 8 im Bundesstaat New York, in der bereits mehrere Produkte in hohen Stückzahlen hergestellt werden. Durch die Nutzung der FX-14-Designplattform war das Team in der Lage, fehlerfreie Teile schnell zu produzieren, um die Herstellung von einwandfreiem Silizium zu garantieren und gleichzeitig eine Leistungsreduzierung von mehr als 50 Prozent gegenüber dem vorherigen Design des Kunden zu erreichen. Die Tatsache, dass ein derart komplexer Chip in kürzester Zeit auf die Platine gebracht werden konnte, ist ein Beweis für die Leistungsfähigkeit des ASIC FX-14-Designsystems von GF. Zusammen mit unserem bewährten Fachwissen und unserer Design-Methodik trägt dies dazu bei, dass unsere Kunden mit Zuversicht entwerfen und einen schnellen Weg zur Serienproduktion einschlagen können. Heute arbeiten viele unserer Kunden an FX-14-Designs in verschiedenen Segmenten, darunter drahtgebundene Netzwerke, drahtlose Basisstationen, Computer, Speicher sowie Luft- und Raumfahrt- und Verteidigungsanwendungen. Wir sind bestrebt, mit diesen und anderen Kunden zusammenzuarbeiten, um sie dabei zu unterstützen, auch ihre komplexesten Designs auf den Markt zu bringen.

Capability to support ~25 active chip designs at a time